1. <dd id="dvkot"></dd>

            <dd id="dvkot"><noscript id="dvkot"></noscript></dd>
            <dd id="dvkot"><pre id="dvkot"></pre></dd>
          1. 0
            • 聊天消息
            • 系統消息
            • 評論與回復
            登錄后你可以
            • 下載海量資料
            • 學習在線課程
            • 觀看技術視頻
            • 寫文章/發帖/加入社區
            創作中心
            發布
            • 發文章

            • 發資料

            • 發帖

            • 提問

            • 發視頻

            創作活動

            完善資料讓更多小伙伴認識你,還能領取20積分哦, 立即完善>

            3天內不再提示

            關于鎖相環(PLL)的工作原理

            電子工程師筆記 ? 來源:雷達通信電子戰 ? 作者:雷達通信電子戰 ? 2023-04-28 09:57 ? 次閱讀

            鎖相環英文名稱PLL(Phase Locked Loop),中文名稱相位鎖栓回路,現在簡單介紹一下鎖相環的工作原理。

            鎖相環通常由鑒相器(PD)、環路濾波器(LF)和壓控振蕩器(VCO)三部分組成,鎖相環組成的原理框圖如圖1所示。

            wKgaomRLKCKAQL_dAABv9VSy5o0382.jpg

            鎖相環中的鑒相器又稱為相位比較器,它的作用是檢測輸入信號和輸出信號的相位差,并將檢測出的相位差信號(PD),經環路濾波器濾波后形成電壓VR來控制壓控振蕩器的電壓,該電壓對振蕩器輸出信號的頻率實施控制。 假設外部基準時鐘產生的頻率為Fr,電壓振蕩器VCO產生的頻率為Fo,當Fr和Fo輸入相位比較器的輸入端時,比較器就會輸出比較誤差信號PD,如圖2所示:

            wKgZomRLKCKAdpN5AABDubpE6LE576.jpg

            當Fr>Fo時,也就是VCO分頻后的振蕩頻率比基準頻率低的時候,此時相位比較器的輸出PD如圖2所示,比較器會輸出正脈沖信號,使VCO的振蕩頻率提高。

            當Fr時,也就是vco分頻后的振蕩頻率比基準頻率高的時候,此時相位比較器的輸出pd如圖2所示,比較器會輸出負脈沖信號,使vco的振蕩頻率降低。<>

            誤差信號PD通過環路濾波器的積分,便可以得到直流電壓VR,由于控制電壓VR發生變化,VOC振蕩頻率會發生變化,使得Fr=Fo,當Fr=Fo時,誤差信號PD會成為高阻狀態,使得PLL鎖栓。

            鎖相環中的鑒相器由模擬乘法器組成的鑒相器電路如圖3所示:

            md

            wKgaomRLKCKAU3cLAAB2pIMGaNg994.jpg

            wKgZomRLKCKAYknoAABzF67nF_I513.jpg

            wKgaomRLKCKAYzYnAAATTP1UoEQ579.jpg

            實際應用中,假設外部基準時鐘100MHz,VCO輸出為1000Mhz,那么可以將VOC輸出的頻率進行2分頻為500MHz運用到實際應用電路中,將VOC輸出的頻率進行10分頻為100MHz運用到實際應用電路中,需要單獨輸出一路對VCO進行10分頻到和外部基準時鐘一樣的頻率用來校準VCO輸出的1000Mhz時鐘。

            總之,外部的100MHz的基準時鐘不是用來使PLL產生時鐘的,是PLL會產生一個時鐘VCO,但是這個時鐘是一個不穩定的時鐘,需要用外界一個穩定的晶體時鐘進行校準。

            審核編輯:湯梓紅

            • 鎖相環
              +關注

              關注

              33

              文章

              410

              瀏覽量

              86700
            • 濾波器
              +關注

              關注

              156

              文章

              6022

              瀏覽量

              173151
            • 振蕩器
              +關注

              關注

              27

              文章

              2250

              瀏覽量

              136376
            • pll
              pll
              +關注

              關注

              6

              文章

              642

              瀏覽量

              134078
            • 鑒相器
              +關注

              關注

              1

              文章

              37

              瀏覽量

              22883
            收藏 人收藏

              評論

              相關推薦

              PLL(鎖相環)電路原理是什么?

              PLL(鎖相環)電路原理是什么?
              發表于 01-21 07:03

              LabVIEW鎖相環PLL

              鎖相環PLL鎖相環是一種反饋電路,其作用是使得電路上的時鐘和某一外部時鐘的相位同步。PLL通過比較外部信號的相位和由壓控晶振(VCXO)的相位來實現同步的,在比較的過程中,
              發表于 05-31 19:58

              小數分頻鎖相環工作原理

              PLL介紹及小數分頻鎖相環的優點小數分頻鎖相環的錯誤使用小數分頻鎖相環詳解參考雜散及如何減少雜散總結
              發表于 05-28 14:58 ?165次下載

              鎖相環(PLL)電路設計與應用

              鎖相環(PLL)電路的設計與應用,內容包括PLL工作原理與電路構成、PLL電路的傳輸特性、PLL電路中環路濾波器的設計方法、PLL電路
              發表于 09-14 17:55 ?2091次下載
              <b>鎖相環</b>(<b>PLL</b>)電路設計與應用

              鎖相環

              鎖相環英文為PLL,即PLL鎖相環??梢苑譃槟M鎖相環和數字鎖相環。兩種分類的鎖相環原理有較大區別,通過不同的鎖相環電路實現不同的功能。
              發表于 10-26 12:40
              <b>鎖相環</b>

              如何設計并調試鎖相環(PLL)電路

              鎖相環(PLL)電路 pdf
              發表于 01-07 16:20 ?74次下載

              鎖相環(PLL)基本原理

              鎖相環(PLL)基本原理,鎖相環(PLL)基本原理
              發表于 08-08 18:20 ?50次下載

              MT-086: 鎖相環(PLL)基本原理

              鎖相環(PLL)基本原理
              發表于 03-21 01:00 ?26次下載
              MT-086: <b>鎖相環</b>(<b>PLL</b>)基本原理

              鎖相環(PLL),鎖相環(PLL)是什么意思

              鎖相環(PLL),鎖相環(PLL)是什么意思
              發表于 03-23 10:47 ?5815次閱讀

              PLL鎖相環的基本結構及工作原理

              PLL(Phase Locked Loop): 為鎖相回路或鎖相環,用來統一整合時脈訊號,使高頻器件正常工作,如內存的存取資料等。PLL用于振蕩器中的反饋技術。 許多電子設備要正常工作,通常需要外部的輸入信號與內部的振蕩信號同步。
              發表于 05-22 09:16 ?5w次閱讀
              <b>PLL</b><b>鎖相環</b>的基本結構及<b>工作原理</b>

              PLL鎖相環的特性、應用與其基本工作過程

              PLL(Phase Locked Loop),也稱為鎖相環路(PLL)或鎖相環,它能使受控振蕩器的頻率和相位均與輸入參考信號保持同步,稱為相位鎖定,簡稱鎖相。
              發表于 05-22 10:11 ?8071次閱讀
              <b>PLL</b><b>鎖相環</b>的特性、應用與其基本<b>工作</b>過程

              鎖相環(PLL)的工作原理及應用

              鎖相環路是一種反饋控制電路,簡稱鎖相環PLL,Phase-Locked Loop)。鎖相環的特點是:利用外部輸入的參考信號控制環路內部振蕩信號的頻率和相位。
              的頭像 發表于 03-29 09:54 ?1w次閱讀

              鎖相環PLL的基礎知識

              鎖相環PLL) 電路存在于各種高頻應用中,從簡單的時鐘清理電路到用于高性能無線電通信鏈路的本振 (LO),再到矢量網絡分析儀 (VNA) 中的超快速開關頻率合成器。本文解釋了鎖相環電路的一些構建模塊,并參考了每種應用,以幫助指導新手和鎖相環專家導航器件選擇以及每種不同應用固有的權衡取舍。
              的頭像 發表于 12-23 14:03 ?1516次閱讀
              <b>鎖相環</b><b>PLL</b>的基礎知識

              pll鎖相環倍頻

              PLL鎖相環倍頻是一種用于改變輸入信號頻率的技術,它可以將輸入信號的頻率放大或縮小,以達到某種特定的目的。
              發表于 02-14 15:56 ?728次閱讀

              鎖相環(PLL)規格及架構研究

              鎖相環PLL),作為Analog基礎IP、混合信號IP、數字系統必備IP,廣泛存在于各類電子產品中。
              的頭像 發表于 06-02 15:25 ?101次閱讀
              <b>鎖相環</b>(<b>PLL</b>)規格及架構研究

              下載硬聲App

              姦系列无码
                1. <dd id="dvkot"></dd>

                      <dd id="dvkot"><noscript id="dvkot"></noscript></dd>
                      <dd id="dvkot"><pre id="dvkot"></pre></dd>